为何我无法找到CD4518?
CD4518是一款二、十进制(8421编码)同步加计数器,内含两个单元的加计数器,每个单元有两个时钟输入端CLK和EN,可用时钟脉冲的上升沿或下降沿触发,如果使用ENABLE信号下降沿触发,触发信号由EN端输入,CLK端置“0”;若用CLK信号上升沿触发,触发信号由CLK端输入,ENABLE端置“1”,RESET端是清零端,当RESET端置“1”时,计数器各端输出端Q1~Q4均为“0”,只有RESET端置“0”时,CD4518才开始计数。
CD4518采用并行进位方式,只要输入一个时钟脉冲,计数单元Q1翻转一次;当Q1为1,Q4为0时,每输入一个时钟脉冲,计数单元Q2翻转一次;当Q1=Q2=1时,每输入一个时钟脉冲Q3翻转一次;当Q1=Q2=Q3=1或Q1=Q4=1时,每输入一个时钟脉冲Q4翻转一次,这样从初始状态(“0”态)开始计数,每输入10个时钟脉冲,计数单元便自动恢复到“0”态。
CD4518的引脚功能如下:
引脚 | 功能 |
1CP、2CP | 时钟输入端 |
1CR、2CR | 清除端 |
1EN、2EN | 计数允许控制端 |
1Q0~1Q3 | 计数器输出端 |
2Q0~2Q3 | 计数器输出端 |
Vdd | 正电源 |
Vss | 地 |
CD4518的真值表如下:
CLK | ENABLE | RESET | ACTION |
上升沿 | 1 | 0 | 加计数 |
下降沿 | 0 | 0 | 加计数 |
下降沿 | X | 0 | 不变 |
X | 上升沿 | 0 | 不变 |
上升沿 | 0 | 0 | 不变 |
1 | 下降沿 | 0 | 不变 |
XX | 1 | Q0~Q4=0 |
以下是关于CD4518的一些典型应用电路:
CD4518组成的数字钟电路图:图一为不能进行清零的数字钟,图二为能够清零的数字时钟,图中CD4518的清零端连接了三个二极管,二极管具有单向导通特性,使每个清零端之间没有影响,当清零端为高电位的时候进行清零,所以按下清零开关,清零端为高电位,时、分、秒清零。
同步串联二进制计数器负边缘触发器电路:该电路由555集成电路和电阻RA、RB、电容器C产生1分钟的时基信号,经1/2CD4518分频(10分频)后Q4A的下降沿触发下一个分频器,同时Q1A、Q2A、Q3A、Q4A输出BCD码送入CD4511七段译码器驱动LED数码管,当当计数器接受第100个脉冲时,Q1B、Q2B、Q3B、Q4B(0101)时,与非门CD4011输出一个下降脉冲,经反相器反相后变成一个上升脉冲,触发CD4013,使电路翻转Q反为低电平,继电器断电释放,同时计数器自然复位,计数器开始重新计数,这时继电器保持断开状态,只有当计数器计满100个脉冲时继电器才会吸合,因此这个定时器是通电100分钟,再断电100分钟,循环往复。
CD4518循环定时器电路:当电路上电时,C2、R1和C3、R3产生一个微分尖脉冲,使计数器CD4518和D型触发器CD4013复位清零,此时D型触发器的Q反为高电平,三极管导通,继电器吸合。
CD4518是一款功能强大的二、十进制同步加计数器,广泛应用于各种计数和定时电路中,通过了解其工作原理和典型应用电路,可以更好地应用这款芯片解决实际问题。
作者:豆面本文地址:https://www.jerry.net.cn/articals/13889.html发布于 2025-01-10 01:48:40
文章转载或复制请以超链接形式并注明出处杰瑞科技发展有限公司